運算放大器電路通常在執行系統功能時需要響應輸入和輸出瞬態。部分電路主要設計用于接受不同的輸入瞬態,如傳感器信號調節電路;而其他電路則提供輸出瞬態,例如模數轉換器 (ADC)輸入或基準驅動器。在運算放大器電路設計中,同一電路的輸出(負載)階躍與輸入階躍的輸出穩定響應時間的差異經常被忽視。
在大多數電路中,輸出負載直接連接到運算放大器的輸出端;響應時間在很大程度上基于運算放大器對所需負載瞬態及后續恢復提供支持的能力。然而,該行為取決于電路拓撲。在運算放大器輸出電壓 (Vopa)不直接連接到負載的電路中,輸出穩定響應會與輸入響應大不相同。在放大器必須驅動容性負載 (Cload)的情況下,此類電路的一個常見示例是具有雙反饋 (Riso+DFB) 電路拓撲的隔離電阻器。在 Vopa 和 Cload 網絡之間使用隔離電阻器 (Riso)并存在從反饋電容器 (Cf)和反饋電阻器 (Rf)返回反相輸入 (IN-)的兩個反饋路徑,此電路也因此得名。